当前位置:首页>资讯 >商务贸易 > 技术交流>基于Altera FPGA的千兆以太网实现方案

基于Altera FPGA的千兆以太网实现方案

2011-01-18 来源:21IC技术责任编辑:未填 浏览数:未显示 中贸商网-贸易商务资源网

 

 3.2.2 接口描述

  整个系统模块间的接口连接如图2所示。其中,PCS和PMA分别代表物理层的物理编码子层和物理介质接入层。

  (1)通过MII/GMII接口提供了与以太网物理层(PHY)设备的无缝连接。

  (2)吉比特模式下支持RGMII接口。

  (3)可选择的管理数据输入/输出模块为以太网PHY提供管理信息。

  (4)为用户提供基于Aalon—ST的8 bit/32 bit接口。

  (5)可选择的集成物理介质介入模块。

整个系统模块间的接口连接

 

 

  3.2.3 千兆以太网IP核

  Altera提供三态以太网MAC控制器IP核,可实现单条或多条吉比特以太网链路,通过交换机或路由器可与任意以太网端口相连。其配置界面如图3所示。

配置界面 

分享到:
阅读上文 >> 利用FPGA来实现RC6算法的设计与研究
阅读下文 >> 台湾气温冷飕飕 保暖衣上阵赚暴冷财

大家喜欢看的

  • 品牌
  • 资讯
  • 展会
  • 视频
  • 图片
  • 供应
  • 求购
  • 商城

版权与免责声明:

凡注明稿件来源的内容均为转载稿或由企业用户注册发布,本网转载出于传递更多信息的目的;如转载稿涉及版权问题,请作者联系我们,同时对于用户评论等信息,本网并不意味着赞同其观点或证实其内容的真实性;


本文地址:http://news.ceoie.com/show-76727.html

转载本站原创文章请注明来源:中贸商网-贸易商务资源网

微信“扫一扫”
即可分享此文章

友情链接

服务热线:0311-89210691 ICP备案号:冀ICP备2023002840号-2